Меню

4 х разрядный счетчик что это



4-разрядный счетчик на микросхеме 74С925

4-разрядный счетчик общего назначения может быть изготовлен на микросхеме 74С925 и нескольких дискретных элементах. Эта микросхема содержит счетчик, мультиплексор, преобразователь кода в 7-сегментный и мощные выходные каскады — все в одном небольшом корпусе. Между сегментами индикатора и соответствующими выходами микросхемы включаются 7 токоограничивающих резисторов сопротивлением 220 Ом (Rl — R7) для предохранения светодиодов и самой 74С925 от перегрева.

Четыре транзистора 2N3904 (Q2 — Q5) действуют как усилители тока, управляющие выводами разрядов, и обеспечивают работу индикатора с максимальной яркостью. Переключатели S1 и S2 предназначены соответственно для сброса в ноль и фиксации результатов счета (они необязательны, но очень желательны). Фиксатор останавливает счет в случае необходимости. Если переключатели не нужны, то вывод 12 необходимо заземлить, а вывод 5 подключить к выводу напряжения питания. Если счетчик должен иметь более четырех десятичных разрядов, то можно использовать микросхему ММ74С926. Функции у нее те же, но она имеет выход «переноса», позволяющий включить последовательно несколько микросхем со своими 4-разрядными индикаторами.

Примечание. Переключатель S1 (Сброс): низкий уровень — работа, высокий уровень — сброс. Переключатель S2 (Память): высокий уровень — работа, низкий уровень — фиксация состояния счетчика.

Источник

Счётчики

Счётчики используются для построения схем таймеров или для выборки инструкций из ПЗУ в микропроцессорах. Они могут использоваться как делители частоты в управляемых генераторах частоты (синтезаторах). При использовании в цепи ФАП счётчики могут быть использованы для умножения частоты как в синтезаторах, так и в микропроцессорах.

Вниманию любителей баннерорезок. Данная статья полностью искажается любыми антирекламными программами. Они очень не любят слово «счетчик», поэтому почти все рисунки вырезаются, насколько искажается текст не вчитывался 🙂

Двоичные асинхронные счётчики

Простейший вид счётчика — двоичный может быть построен на основе T-триггера. T-триггер изменяет своё состояние на прямо противоположное при поступлении на его вход синхронизации импульсов. Для реализации T-триггера воспользуемся универсальным D-триггером с обратной связью, как это показано на рисунке 1.


Рисунок 1. Реализация счетного T-триггера на универсальном D-триггере

Так как схема T-триггера при поступлении на вход импульсов меняет свое состояние на противоположное, то её можно рассматривать как счётчик, считающий до двух. Временные диаграммы сигналов на входе и выходах T-триггера приведены на рисунке 2.


Рисунок 2 Временные диаграммы сигналов на входе и выходах T-триггера

Обычно требуется посчитать большее количество импульсов. В этом случае можно использовать выходной сигнал первого счетного триггера как входной сигнал для следующего триггера, то есть соединить триггеры последовательно. Так можно построить любой счётчик, считающий до максимального числа, кратного степени два. Такой счетчик называется двоичным счетчиком, а тот факт, что состояние триггеров меняется на противоположное в различные моменты времени по мере распространения цифрового сигнала, отображается термином: асинхронный двоичный счетчик.

Схема счётчика, позволяющего посчитать любое количество импульсов, меньшее шестнадцати, приведена на рисунке 3. Количество поступивших на вход импульсов можно узнать, подключившись к выходам счётчика . Это число будет представлено в двоичном коде.


Рисунок 3. Схема четырёхразрядного счётчика, построенного на универсальных D-триггерах

Для того чтобы разобраться, как работает схема двоичного счётчика, воспользуемся временными диаграммами сигналов на входе и выходах этой схемы, приведёнными на рисунке 4.


Рисунок 4 Временная диаграмма четырёхразрядного счётчика

Пусть первоначальное состояние всех триггеров счётчика будет нулевым. Это состояние мы видим на временных диаграммах. Запишем его в таблицу 1. После поступления на вход счётчика тактового импульса (который воспринимается по заднему фронту) первый триггер изменяет своё состояние на противоположное, то есть единицу.

Запишем новое состояние выходов счётчика в ту же самую таблицу. Так как по приходу первого импульса изменилось состояние первого триггера, то этот триггер содержит младший разряд двоичного числа (единицы). В таблице поместим его значение на самом правом месте, как это принято при записи любых многоразрядных чисел. Здесь мы впервые сталкиваемся с противоречием правил записи чисел и правил распространения сигналов на принципиальных схемах.

Читайте также:  Счетчик импульсов пульсар характеристики

Подадим на вход счётчика ещё один тактовый импульс. Значение первого триггера снова изменится на прямо противоположное. На этот раз на выходе первого триггера, а значит и на входе второго триггера сформируется задний фронт. Это означает, что второй триггер тоже изменит своё состояние на противоположное. Это отчётливо видно на временных диаграммах, приведённых на рисунке 4. Запишем новое состояние выходов счётчика в таблицу 1. В этой строке таблицы образовалось двоичное число 2. Оно совпадает с номером входного импульса.

Продолжая анализировать временную диаграмму, можно определить, что на выходах приведённой схемы счётчика последовательно появляются цифры от 0 до 15. Эти цифры записаны в двоичном виде. При поступлении на счётный вход счётчика очередного импульса, содержимое его триггеров увеличивается на 1. Поэтому такие счётчики получили название суммирующих двоичных счётчиков.

Таблица 1. Изменение уровней на выходе суммирующего счётчика при поступлении на его вход импульсов.

номер входного импульса Q3 Q2 Q1 Q0
1 1
2 1 0
3 1 1
4 1 0
5 1 1
6 1 1 0
7 1 1 1
8 1 0
9 1 1
10 1 1 0
11 1 1 1
12 1 1 0
13 1 1 1
14 1 1 1 0
15 1 1 1 1

Условно-графическое обозначение суммирующего двоичного счетчика на принципиальных схемах приведено на рисунке 5. В двоичных счётчиках обычно предусматривают вход обнуления микросхемы R, который позволяет записать во все триггеры счётчика нулевое значение. Это состояние иногда называют исходным состоянием счётчика.


Рисунок 5. Четырёхразрядный двоичный счётчик

Существуют готовые микросхемы асинхронных двоичных счётчиков. Классическим примером такого счётчика является микросхема 555ИЕ5. Подобные схемы существуют и внутри САПР программируемых логических интегральных схем.

Двоичные вычитающие асинхронные счётчики

Счётчики могут не только увеличивать своё значение на единицу при поступлении на счётный вход импульсов, но и уменьшать его. Такие счётчики получили название вычитающих счётчиков. Для реализации вычитающего счётчика достаточно чтобы T-триггер изменял своё состояние по переднему фронту входного сигнала.

Изменить рабочий фронт входного сигнала можно инвертированием этого сигнала. В схеме, приведенной на рисунке 6, для реализации вычитающего счётчика сигнал на входы последующих триггеров подаются с инверсных выходов предыдущих триггеров.


Рисунок 6 Схема четырёхразрядного двоичного вычитающего счётчика, построенного на универсальных D-триггерах

Временная диаграмма этого счётчика приведена на рисунке 7. По этой диаграмме видно, что при поступлении на вход счётчика первого же импульса на выходах появляется максимально возможное для четырёхразрядного счётчика число 1510. При поступлении следующих импульсов содержимое счётчика уменьшается на единицу.


Рисунок 7. Временная диаграмма четырёхразрядного вычитающего счётчика

Это вызвано тем, что при поступлении переднего фронта тактового импульса первый триггер переходит в единичное состояние. В результате на его выходе тоже формируется передний фронт. Он поступает на вход второго триггера, что приводит к записи единицы и в этот триггер. Точно такая же ситуация складывается со всеми триггерами счётчика, то есть все триггеры перейдут в единичное состояние. Для четырёхразрядного счётчика это и будет число 1510. Запишем новое состояние вычитающего счётчика в таблицу 2.

Следующий тактовый импульс приведёт к изменению состояния только первого триггера, так как при этом на его выходе сформируется задний фронт сигнала. Запишем и это состояние в таблицу 2. Обратите внимание, что при поступлении каждого последующего импульса содержимое счётчика, построенного по анализируемой схеме, уменьшается на единицу. Этот процесс продолжается до тех пор, пока состояние счётчика не станет вновь равно 0. При поступлении новых тактовых импульсов процесс повторяется снова.

Все возможные состояния логических сигналов на выходах вычитающего счётчика, при поступлении на счётный вход схемы тактовых импульсов приведены в таблице 2. Таблица 2 фактически повторяет временные диаграммы, приведённые на рисунке 7, однако она более наглядно представляет физику работы счётчика. Просто мы при работе с числами привыкли иметь дело с цифрами, а не с напряжениями, тем более в зависимости от времени.

Таблица 2. Изменение уровней на выходе вычитающего счётчика при поступлении на его вход импульсов.

номер входного импульса Q3 Q2 Q1 Q0
1 1 1 1 1
2 1 1 1 0
3 1 1 1
4 1 1 0
5 1 1 1
6 1 1 0
7 1 1
8 1 0
9 1 1 1
10 1 1 0
11 1 1
12 1 0
13 1 1
14 1 0
15 1

Для тех, кто привык работать с реально выпускаемыми микросхемами средней интеграции, следует обратить внимание, что для примера были использованы D-триггеры, работающие по заднему фронту. Микросхемы, выпускаемые промышленностью, например, 1533ТМ2 (два D-триггера в одном корпусе) или SN74LVC1G79 (микросхемы малой логики) срабатывают по переднему фронту, поэтому схемы для суммирующего и вычитающего счётчика поменяются местами.

Следует отметить, что при применении для реализации двоичных счетчиков современных схем большой интеграции, таких как программируемые пользователем вентильные матрицы FPGA, мы можем применять D-триггеры срабатывающие как по переднему (нарастающему), так и по заднему (спадающему фронту).

Источник

Счётчики

Счетчиком называют устройство, предназначенное для подсчёта числа импульсов поданных на вход. Они, как и сдвигающие регистры, состоят из цепочки триггеров. Разрядность счетчика, а следовательно, и число триггеров определяется максимальным числом, до которого он считает.


Рисунок 1

Регистр сдвига можно превратить в кольцевой счетчик, если выход последнего триггера соединить с входом первого. Схема такого счетчика на разрядов приведена на рисунке 1. Перед началом счета импульсом начальной установки в нулевой разряд счетчика (Q0) записывается логическая 1, в остальные разряды — логические 0. С началом счета каждый из приходящих счётных импульсов Т перезаписывает 1 в следующий триггер и число поступивших импульсов определяется по номеру выхода, на котором имеется 1. Предпоследний (N-1) импульс переведет в единичное состояние последний триггер, а импульс перенесёт это состояние на выход нулевого триггера, и счет начнётся сначала. Таким образом, можно построить кольцевой счетчик с произвольным коэффициентом счета (любым основанием счисления), изменяя лишь число триггеров в цепочке.

Недостаток такого счетчика — большое число триггеров, необходимы; для его построения. Более экономичны, а поэтому и более распространены счетчики, образованные счетными Т-триггерами. После каждое тактового импульса Т сигнал на входе D (инверсном выходе) меняется на противоположный и поэтому частота выходных импульсов вдвое меньше частоты поступающих. Собрав последовательную цепочку из n счетных триггеров соединяя выход предыдущего триггера со входом C следующего), мы получим частоту fвых=fвх/2 n . При этом каждый входной импульс меняет код числа на выходе счетчика на 1 в интервале от 0 до N=2 n -1.

Микросхема К155ИЕ5 рисунок 2 содержит счетный триггер (вход С1) и делитель на восемь (вход С2) образованный тремя соединенными последовательно триггерами. Триггеры срабатывают по срезу входного импульса (по переходу из 1 в 0). Если соединить последовательно все четыре триггера как на рисунке 2, т получится счетчик по модулю 2 4 =16. Максимальное хранимое число при полном заполнении его единицами равно N=2 4 -1=15=(111)2. Такой счетчик работает с коэффициентом счета К (модулем), кратным целой степени 2, и в нем совершается циклический перебор К=2 n устойчивых состояний. Счетчик имеет выходы принудительной установки в 0.


Рисунок 2

Часто нужны счетчики с числом устойчивых состояний, отличным от 2 n Например, о электронных часах есть микросхемы с коэффициентом счета 6 (десятки минут). 10 (единицы минут). 7 (дни недели). 24 (часы). Для построения счётчика с модулем К≠2 n можно использовать устройство из n триггеров для которого выполняется условие 2 n >К. Очевидно, такой счётчик может иметь лишние устойчивые состояния (2 n -К). Исключить эти ненужные состояния Можно использованием обратных связей, по цепям которых счетчик переключается в нулевое состояние в том такте работы когда он досчитывает до числа К.

Для счетчика с К=10 нужны четыре триггера (так как 2 3 4 ) должен иметь десять устойчивых состояний N==0,1. 8,9. В том такте, когда он должен был перейти в одиннадцатое устойчивое состояние (N=10), его необходимо сбросить в исходное нулевое состояние. Для такого счётчика можно использовать микросхему К155ИЕ5 рисунок 3, введя цепи обратной связи с выходов счетчика, соответствующих числу 10 (т. е. 2 и 8) на входы установки счетчика в 0 (вход R). В самом начале 11-го состояния (число 10) на обоих входах элемента И микросхемы появляются логические 1, вырабатывающие сигнал сброс всех триггеров счетчика в нулевое состояние.


Рисунок 3

Во всех сериях цифровых микросхем есть счетчики с внутренней организацией наиболее ходовых коэффициентов пересчета, например в микросхема К155ИЕ2 и К155ИЕ6 К=10. в микросхеме К155ИЕ4 К=2х6==12.

Как видно из схем и диаграмм на рисунках 1-3, счетчики могут выполнят функции делителей частоты, т. е. устройств, формирующих из импульсной последовательности с частотой fвх импульсную последовательность на выходе, последнего триггера с частотой fвых, в К раз меньшую входной. При таком использовании счетчиков нет необходимости знать, какое число в нем записано в настоящий момент, поэтому делители в некоторых случаях могут быть значительно проще счетчиков. Микросхема К155ИЕ1, например, представляет собой делитель на 10, а К155ИЕ8 — делитель с переменным коэффициентом деления К=64/n. где n=1. 63.

Кроме рассмотренных суммирующих широко применяют реверсивные счетчики на микросхемах К155ИЕ6. К155ИЕ7, у которых в зависимости от режима работы содержимое счетчика или увеличивается на единицу режим сложения, говорится что происходит инкремент счётчика или уменьшается на единицу режим вычитания, декремент после прихода очередного счетного импульса. Микросхема К155ИЕ1 рисунок 4 — делитель на 10. Установка ее триггеров в 0 осуществляется одновременной подачей высокого уровня на входы 1 и 2 (элемент И). Счетные импульсы подают на вход 8 или 9 (при этом на другом входе должен быть высокий уровень) или одновременно на оба входа (элемент И).


Рисунок 4

В состав микросхемы К155ИЕ2 рисунок 4 входят триггер со счетным входом (вход С1) и делитель на 5 (вход С2). При соединении выхода счетного триггера с входом С2 образуется двоично-десятичный счетчик (диаграмма его работы аналогична приведенной на рисунке 3). Счет происходит по срезу импульса. Счетчик имеет входы установки в 0 (R0 с логикой И) и входы установки в 9 (R9 с логикой И).


Рисунок 5

Микросхему К155ИЕ4 образуют счетный триггер и делитель на 6 рисунок 5. О микросхеме К155ИЕ5 было сказано ранее рисунок 2

Микросхемы К155ИЕ6 и К155ИЕ7 рисунок 6,а)-реверсивные счетчики предварительной записью, первый из них — двоично-десятичный, второй четырехразрядный двоичный. Установка их в 0 происходит при высок уровне на входе R. В счетчик можно записать число подав на выходы D1-D4 (в К155ИЕ6 от 0 до 9, в К155ИЕ7 от 0 до 15). Для этого на вход S необходимо подать низкий уровень, на входах С1 и С2 высокий уровень, на входе R — низкий. Счет начнется с записанного числа по импульсам низкого уровня, подаваемым на вход С1 (в режиме сложения) или на С2 (в режиме вычитания). Информация на выходе изменяется по фронту счётного импульса. При этом на втором счетном входе и входе S должен быть высокий уровень, на входе R-низкий, а состояние входов D безразлично. Одновременно с каждым десятым (шестнадцатым) на входе С1 импульсом на выходе P1 повторяющий его выходной импульс, который может подаваться вход следующего счетчика. В режиме вычитания одновременно с каждым импульсом на входе С2, переводящим счетчик в состояние 9, (15), на выходе Р2 появляется выходной импульс.

Временная диаграмма работы счетчика К155ИЕ6 приведена на рисунке 6,б. На диаграмме в режиме параллельной записи (S=0) было записано число 6 (высокий уровень на входах D2 и D3).


Рисунок 6

Микросхемы К176ИЕ1, К56ИИЕ10 и К561ИЕ16 рисунок 7 — двоичные счётчики. Счетчик К561ИЕ10 при подаче счетных импульсов на вход С1 и при С2=1 работает по фронту, при счете по входу С2 и при С1==0 — по срезу. Счётчик К561ИЕ16 не имеет выходов от второго и третьего делителя. Счетчики устанавливаются в нулевое состояние при подаче высокого уровня на вход R. Для правильной работы этих и всех других счетчиков, выполненных по КМОП технологии (серий К164, К176, К564, К561..), необходимо после включения питания (или после снижения напряжения источника питания до 3 В) устанавливать их в исходное нулевое состояние подачей импульса высокого уровня на вход R. В противном случаи счётчики могут работать случайными коэффициентами пересчёта. Импульс сброса после включения питания может подаваться автоматически, если ввести времязадающую RC-цепь и инвертор, как показано на рисунке 7,в.


Рисунок 7

Источник